基于EWB的多功能数字时钟设计
EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12
本专区汇聚了各类基于 数字电路 开发的源码资源,共计 573 篇资源供开发者免费下载学习。
EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12
基于EDA的分频技术的程序,里面包含了原理图,并且已经试验成功。可以在试验箱上运行结果
在几乎所有的数字系统,计数器被广泛使用的领域,如频率
一个很好的VHDL实现的功能模块程序,希望你可以用的上!-a good VHDL functional module procedures in the hope that you
应用背景用于实现多个触发器和更高的高层次的计算应用。本代码提供了仿真结果,合成结果,波形,工作代码的截图。关键技术本代码提供了仿真结果,综合结果,波形,工作代码的截图,并采用了多个
这是个vhdl编写的16bit的加减法器-This is vhdl prepared by the modified instruments used in the 16bit
异步FIFO的设计 包括testbench 已调试成功-Asynchronous FIFO design includes testbench debug success has
一个不错的时序电路逻辑设计与特殊组合函数-a good sequential logic circuit design and function combination speci
频率除以 3 的计数器。用于筛选器图形。所需的频率获取除以 3。
一个基于quartus2的等精度频率计的设计,主要采用的verilogHDL语言-Based on the quartus2 such as a precision frequen
gtkwave 代码是代码的一个更大,可放大/缩小按钮的一部分
数字电路抗干扰: 在电子系统设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性 的要求,避免在设计完成后再去进行抗干扰的补救措施。-Digital circuit int