硬件设计 资源专区

本专区汇聚了各类基于 硬件设计 开发的源码资源,共计 594 篇资源供开发者免费下载学习。

共找到 594 个资源
其他 1 积分

PIC运算平台汇编设计资源说明

有关pic运算平台的一些设计,里面均为汇编格式,有许多可以借鉴的地方-Pic of the computing platform design, which are compile

PIC 汇编 嵌入式
0 0 查看详情
其他 1 积分

Verilog实现PWM波形设计资源说明

verilogPWM波的设计,属于数字电子技术实验入门的资料

Verilog PWM 数字电路
0 0 查看详情
其他 1 积分

STM32F103ZET6微控制器通用输入输出(GPIO)配置与应用指南

STM32F103ZET6有112个IO口,采用分组管理,每一组16个IO口。分别是:PA~PG!!!每一组IO口都有独立的时钟 怎样才能删

STM32F103ZET6 GPIO配置 微控制器
0 0 查看详情
其他 1 积分

7段数码管译码器VHDL设计与FPGA2000显示实现

7段数码管译码器,用VHDL在FPGA2000上显示-7 LED decoder with VHDL shown in FPGA2000

VHDL FPGA 数码管
0 0 查看详情
其他 1 积分

Atmel 80C52单片机最小系统设计与元件详解

详细解说了atmel系列单片机下的80c52 单片机的最小系统设计,以及所需的元件。-A detailed explanation of the series of micro

单片机 80C52 最小系统
0 0 查看详情
其他 1 积分

基于SignalTap II的SDRAM调试方法与实践

资源描述基于Quartus9.0 II SignalTap II调试SDRAM的代码。SDRAM型号为IS62LV256.

FPGA SDRAM 调试
0 0 查看详情
其他 1 积分

STM32F103ZET6 IO口分组与时钟管理资源说明

STM32F103ZET6有112个IO口,采用分组管理,每一组16个IO口。分别是:PA~PG!!!每一组IO口都有独立的时钟管理

STM32 单片机 IO管理
0 0 查看详情
其他 1 积分

VHDL实现0至9999计数器的七段显示接口资源说明

应用背景此应用程序是用Xilinx ISE 12.4,使用VHDL语言进行。本程序的目的是提供一个显示的接口方法的七段显示。用户将可以看到从0到9999的一个计数器,它运行在利用F

VHDL 七段显示 FPGA
0 0 查看详情
其他 1 积分

基于FPGA的计算机体系结构学习平台(PLP)

The progressive learning platform is an FPGA based computer architecture learning platform

FPGA 计算机体系结构 SoC设计
0 0 查看详情
其他 1 积分

51和AVR开发板原理图

51和arv开发板原理图 51和arv开发板原理图 51和arv开发板原理图 -51 and arv development board schematics 51 and arv

51单片机 AVR单片机 开发板
0 0 查看详情
其他 1 积分

Xilinx Spartan-3E 系列现场可编程门阵列(FPGA)技术手册与设计指南

xilinx公司最新芯片spartan_3e的资料-xilinx latest information on the chip spartan_3e

Xilinx FPGA Spartan-3E
0 0 查看详情
其他 1 积分

基于FPGA的智能售货机控制系统

功能指标:1.完成对货物信息的存储、进程控制、钱币处理、余额计算和显示功能2.当总币值等于顾客需要的商品单价时,机器送出需要的商品;若总币值大于顾客需要的商品单价时,机器除提供所需

FPGA 自动售货机 数字逻辑
0 0 查看详情