基于51单片机的8位LED动态扫描数字时钟设计源码
采用8位LED动态扫描时钟演示程序 使用12MHZ晶振,P0口输出段码,P2口作列扫描,用共阳LED数码管-Using 8-bit LED Dynamic scan demo
本专区汇聚了各类基于 数字时钟 开发的源码资源,共计 92 篇资源供开发者免费下载学习。
采用8位LED动态扫描时钟演示程序 使用12MHZ晶振,P0口输出段码,P2口作列扫描,用共阳LED数码管-Using 8-bit LED Dynamic scan demo
qt已经在qt digiclock中准备好了,系统可以立即看到当前时间
基于AT89S52的可调数字时钟,可分别调整时、分、秒,C语言编程。-AT89S52 based Digital Clock adjustable, can adjust hour
reloj digital con atmega16
12864 数字钟,驱动芯片KS0108-12864 Digital Clock, Driver IC KS0108
EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12
这是一款很好用的数字钟显示源码-This is a very good use of the digital clock showed FOSS
源 koding untuk membuat 果酱数字 menggunakan arduino uno R2。帖 koding ini 安达 bisa membuat 果酱数字
24,60,100进制的计数器,还有数字时钟,欢迎下载哦~-24,60,100 229 of the counter, digital clock also welcome to
EDA设计实验,用VHDL编写的数字时钟代码,能显示分,秒,小时。根据所设置的频率不同,能够调整时间快慢。-EDA design of experiments, prepared
多功能数字钟设计 基本要求: 1.具有时,分,秒的显示。 2.时,分可以调整。 3.使闹钟具有可整点报时与定时闹钟的功能。 -Multi-function
应用背景这是一个闹钟实现 ;功能一个数字闹钟在FPGA板。它是用Verilog语言,它是一个数字时钟程序相当成功地在FPGA开发板上运行。相比其他语言Verilog语言是更有用的和